• Türkçe
    • English
  • English 
    • Türkçe
    • English
  • Login
teknoversite
View Item 
  •   DSpace Home
  • Fakülteler
  • Mühendislik ve Doğa Bilimleri Fakültesi
  • Bilgisayar Mühendisliği
  • Makale Koleksiyonu
  • View Item
  •   DSpace Home
  • Fakülteler
  • Mühendislik ve Doğa Bilimleri Fakültesi
  • Bilgisayar Mühendisliği
  • Makale Koleksiyonu
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Üçüncü Dereceden Yeni Bir Quadrature Osilatör Tasarımı

Thumbnail

View/Open

Tam Metin / Full Text (1.299Mb)

Date

2019

Author

Karacan, İhsan
Gökçen, Ahmet

Metadata

Show full item record

Citation

Karacan, İ., Gökçen, A. (2019). Üçüncü Dereceden Yeni Bir Quadrature Osilatör Tasarımı. Uludağ University Journal of The Faculty of Engineering, 24 (2), 217-228. https://doi.org/10.17482/uumfd.422266

Abstract

Bu çalışmada,son zamanlarda oldukça fazla dikkat çeken bir aktif eleman olan Terslenmiş Akım Geri Beslemeli İşlemsel Yükselteç (ICFOA) kullanılarak üçüncü dereceden quadrature osilatör devresi sunulmuştur. Topoloji iki adet ICFOA, üç adet kapasitör ve üç adet direnç olmak üzere gerilim modlu ikinci dereceden alçak geçiren filtre ve gerilim modlu integratör yapısının kaskat bağlanıp kapalı çevrim oluşturması ile elde edilmiştir.Sunulan devrenin çalışabilirliği PSPICE benzetim programı ile denenmiş ve teorik sonuçlar ile örtüştüğü görülmüştür. Teorik kesim frekansı 3,979MHzve benzetim sonucu ölçülen kesim frekansı ise 3,933MHz’dir. Benzetimde 0,35 μm MOSIS parametre seti ve ICFOA CMOS yapısı kullanılmıştır. Önerilen devrenin güç tüketimi 4,83mW’dır.
 
In this work, a third-order quadrature oscillator circuit is presented by using an inverting current feedback operational amplifier (ICFOA), an active element that has attracted considerable attention in recent years. The topology consists of two ICFOA, three capacitors and three resistors by connecting a voltage mode second-order low-pass filter and a voltage-mode integrator with a cascaded closed loop. The workability of the circuit is verified by PSPICE simulation program and it is seen that the simulation results verify the theory and the proposed circuit has good performance. The theoretical cut-off frequency is 3.979MHzand the cut-off frequency measured after the simulation is 3.933MHz. In the simulation, 0.35 μm MOSISparameter set and ICFOA CMOS structure are used. The proposedcircuit power consumption is 4.83mW.
 

Source

Uludağ Üniversitesi Mühendislik Fakültesi Dergisi

Volume

24

Issue

2

URI

https://doi.org/10.17482/uumfd.422266
https://hdl.handle.net/20.500.12508/1878

Collections

  • Araştırma Çıktıları | TR-Dizin İndeksli Yayınlar Koleksiyonu [666]
  • Makale Koleksiyonu [82]



DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback
Theme by 
@mire NV
 

 




| Instruction | Guide | Contact |

DSpace@İSTE

by OpenAIRE
Advanced Search

sherpa/romeo
Dergi Adı / ISSN Yayıncı

Exact phrase only All keywords Any

Başlık İle Başlar İçerir ISSN


Browse

All of DSpaceCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsTypeDepartmentPublisherCategoryLanguageAccess TypeİSTE AuthorIndexed SourcesThis CollectionBy Issue DateAuthorsTitlesSubjectsTypeDepartmentPublisherCategoryLanguageAccess TypeİSTE AuthorIndexed Sources

My Account

LoginRegister

Statistics

View Google Analytics Statistics

DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback
Theme by 
@mire NV
 

 


|| Guide|| Instruction || Library || Iskenderun Technical University || OAI-PMH ||

Iskenderun Technical University, İskenderun, Turkey
If you find any errors in content, please contact:

Creative Commons License
Iskenderun Technical University Institutional Repository is licensed under a Creative Commons Attribution-NonCommercial-NoDerivs 4.0 Unported License..

DSpace@İSTE:


DSpace 6.2

tarafından İdeal DSpace hizmetleri çerçevesinde özelleştirilerek kurulmuştur.